永发信息网

不好意思是什么意思,alu是什么意思?

答案:1  悬赏:0  手机版
解决时间 2021-05-19 14:35
  • 提问者网友:孤凫
  • 2021-05-19 02:04
不好意思是什么意思,alu是什么意思?
最佳答案
  • 五星知识达人网友:逃夭
  • 2021-05-19 02:17
1:ALU:Arithmetic Logic Unit,算术逻辑单元的全称是Arithmetic Logic Unit,是处理器中的一个功能模块,用来执行诸如加减乘除以及寄存器中的值之间的逻辑运算,通常在一般的处理器上被设成一个周期运行一次上升沿,这主要是由附属于ALU的输入输出寄存器以及在ALU输入处插入旁路乘法器来决定的。  Pentinum 4的ALU令人十分吃惊,Intel竟然使用0.18微米铝连接技术制造出了延迟时间少于0.35ns的Rapid Execution Engine(快速执行引擎),其中包括了载入/存储地址生成器,可以在上下沿同时进行时序运算,使用了这种ALU,从理论上来讲处理器的计算可以增加到两倍。从而使运算速度大大加快。  www.sztvu.com/...r3.htm  第三章 CPU原理  *CPU的基本组成:  CPU的三个主要组成部分如图,在本章的学习中我们将要建立起CPU一级的整机概念,即CPU的逻辑组成、CPU的工作原理。  3.1 算术逻辑运算部件ALU  *算术逻辑运算部件ALU主要完成二进制代码的定点算术和逻辑运算,有时也叫多功能函数发生器;  *算术运算主要包括定点加、减运算;  *逻辑运算主要包括逻辑与、或、非、异或;  *ALU的核心加法器。  3.1.1 加法单元  *半加器:  输入:A操作数的第i位Ai,B操作数的第i位Bi;  输出:和∑的第i位∑i  逻辑表达式:  *全加器:  输入:A操作数的第i位Ai,B操作数的第i位Bi,以及低位送来的进位Ci;  输出:和∑的第i位∑i,向高位的进位Ci+1  逻辑表达式:  3.1.2 并行加法器与进位链结构  *用n位全加器实现两个n位操作数各位同时相加,这种加法器称为并行加法器。  *并行加法器中传递进位信号的逻辑线路称为进位链。  1. 基本进位公式  设两个n位操作数为:  A=An-1An-2...Ai...A0  B=Bn-1Bn-2...Bi...B0  进位信号表达式:  定义辅助函数:  其中,Gi称为进位产生函数,其含义:若该位两个输入端Ai,Bi均为1,必向高位产生进位,此分量与低位进位无关;Pi称为进位传递函数,其含义:当Pi=1,如果低位有进位,本位必产生进位,也即低位传来的进位能工越过本位而向更高位传递。因此有:  Ci+1=Gi+PiCi  2. 并行加法器的串行进位  *所谓串行进位又叫行波进位,其中的进位是逐级形成的,每一级进位直接依赖前一级进位。  将i=0,1,...,n-1分别代入上式,可得:  *优点:节省器件,成本低  *缺点:延迟时间长  3.并行进位(先行进位,同时进位)  *各级进位同时形成  *根据上式得到的逻辑图:  *常用的分组进位结构:  (1)组内并行,组间串行;  (2)组内并行,组间并行。  3.1.3 ALU举例  1. SN74181外特性  2. SN74181内部结构  3. SN74181功能表  4. 用SN74181构成多位的ALU  *由于SN7418I是4位片结构,因此很容易将其连接成各种位数的ALU。每片74181可作为一个4位的小组,组间可以采用串行进位也可采用并行进位。采用组间并行进位......余下全文>>
我要举报
如以上回答内容为低俗、色情、不良、暴力、侵权、涉及违法等信息,可以点下面链接进行举报!
点此我要举报以上问答信息
大家都在看
推荐资讯