永发信息网

CPLD利用从并SelectMAP模式加载FPGA

答案:2  悬赏:30  手机版
解决时间 2021-01-23 16:29
  • 提问者网友:鐵馬踏冰河
  • 2021-01-23 04:44
1 我想用CPLD加载FPGA,FPGA的程序大概是4M,如果CPLD全部接收再配置FPGA,CPLD的存储能力是一般够还是一般都不够。
2 CPLD的IO电气特性与FPGA并不相同,有没有这类文档可以帮忙找下给我的
最佳答案
  • 五星知识达人网友:我住北渡口
  • 2021-01-23 05:10
CPLD加载FPGA?你对FPGA的加载还不是很清楚,FPGA的配置数据存在外部存储器中,CPLD只能在存储器和FPGA之间做控制也就是搬运的工作,不能存在CPLD里面的,所以讲CPLD的存储能力是不对的,因为CPLD都是FLASH工艺或者E2PROM工艺,你不能拿它当SRAM或者ROM用。
CPLD和FPGA一样,IO都是兼容多种电平标准的,直接连当然没有问题。
全部回答
  • 1楼网友:洎扰庸人
  • 2021-01-23 06:04
1、首先CPLD资源一般是都不够的。如果你要用CPLD先接收配置文件,然后再配置FPGA,你肯定要用到CPLD里的BlockRam。现在Altera的MAX系列都没有BlockRam,Lattice的MACHXO最大有512K的BlockRam,肯定不够。 而且,Slave Selectmap一般不是这么玩的,CPLD应该实现控制加载时序以及替代FPGA寻址FLASH,文件还是应该存在FLASH里的
我要举报
如以上回答内容为低俗、色情、不良、暴力、侵权、涉及违法等信息,可以点下面链接进行举报!
点此我要举报以上问答信息
大家都在看
推荐资讯