永发信息网

FPGA语言怎么实现取余代码如下,到取余或正处那就出错,求帮助,要完整代码谢谢

答案:2  悬赏:0  手机版
解决时间 2021-03-29 11:39
  • 提问者网友:人傍凄凉立暮秋
  • 2021-03-28 11:41
FPGA语言怎么实现取余代码如下,到取余或正处那就出错,求帮助,要完整代码谢谢
最佳答案
  • 五星知识达人网友:青尢
  • 2021-03-28 12:21
pian<=1;
dout<=miao%10;
pian<=0;
举这部分例子,估计你是从别的单片机什么的转过来的,还是顺序执行的思路,不是先给1,才给0。
FPGA是并行的,就是相当于你在同一时刻对同一个reg寄存器pian赋不同的值,这种必然出错。
全部回答
  • 1楼网友:毛毛
  • 2021-03-28 13:13
FPGA貌似没有取余的功能,如果说是取余操作,FPGA事实上也是取2的整数幂的余,根据低N位直接判断,如果不是的话,那就只能使用除法器IP核算出来了。 你的程序确实像楼上所说,还是顺序操作的思路
我要举报
如以上回答内容为低俗、色情、不良、暴力、侵权、涉及违法等信息,可以点下面链接进行举报!
点此我要举报以上问答信息
大家都在看
推荐资讯